

ĐẠI HỌC BÁCH KHOA HÀ NỘI VIỆN CÔNG NGHỆ THÔNG TIN VÀ TRUYỀN THÔNG



# ĐIỆN TỬ CHO CÔNG NGHỆ THÔNG TIN

**Electronics for Information Technology** 

IT3420

Đỗ Công Thuần

Bộ môn Kỹ thuật Máy tính

Email: thuandc@soict.hust.edu.vn

#### Thông tin chung

- Tên học phần: Điện tử cho Công nghệ thông tin
- Mã học phần: IT3420
- Khối lượng: 2 (2-1-0-4)
- Lý thuyết/Bài tập: 30/15 tiết
- Đánh giá: 50% 50%
- Tài liệu học tập:
  - Lecture slides
  - Textbooks
    - *Introductory Circuit Analysis* (2015),  $10^{th} 13^{th}$  ed., Robert L. Boylestad
    - *Electronic Device and Circuit Theory* (2013), 11<sup>th</sup> ed., Robert L. Boylestad, Louis Nashelsky
    - *Microelectronics Circuit Analysis and Design* (2006), 4<sup>th</sup> ed., Donald A. Neamen
    - Digital Electronics: Principles, Devices and Applications (2007), Anil K. Maini



#### Nội dung

- Khái niệm chung về ĐT cho CNTT
- Chương 1: Linh kiện thụ động và ứng dụng
- Chương 2: Linh kiện bán dẫn và ứng dụng
- Chương 3: Khuếch đại thuật toán
- Chương 4: Cơ sở lý thuyết mạch số
- Chương 5: Các cổng logic cơ bản
- Chương 6: Mạch tổ hợp
- Chương 7: Mạch dãy



### Chương 6: Các cổng logic cơ bản

- 1. Khái niệm
- 2. Một số hệ tổ hợp cơ bản
  - Các mạch số học cơ bản
  - Bộ chọn kênh
  - Bộ mã hóa
  - Bộ phân kênh
  - Bộ giải mã

Bài giảng có sử dụng hình vẽ, text từ các tài liệu tham khảo:

Digital electronics: Principles, Devices, and Applications, Anil Kumar Maini 2007 John Wiley & Sons



#### Mục tiêu

- Nắm vững phương pháp thiết kế mạch tổ hợp
- Hiểu và thiết kế được các mạch tổ hợp cơ bản bao gồm các mạch cộng/trừ/so sánh, các bộ mã hoá/giải mã, phân kênh/chọn kênh
- Xây dựng các mạch logic sử dụng bộ phân kênh/mã hoá



#### Khái niệm

- Hệ tổ hợp là hệ mà tín hiệu ra chỉ phụ thuộc vào tín hiệu vào tại thời điểm hiện tại
- Hệ tổ hợp còn được gọi là hệ không có nhớ
- Hệ tổ hợp chỉ cần thực hiện bằng những phần tử logic cơ bản





## Các bước để xây dựng một hệ tổ hợp

- 1. Xác định yêu cầu bài toán
- 2. Xác định các biến đầu vào và đầu ra
- 3. Mô tả mối quan hệ giữa các biến đầu vào và đầu ra
- 4. Xây dựng bảng thật đáp ứng được các yêu cầu của đầu vào và đầu ra
- 5. Viết hàm Boolean cho các biến đầu ra dựa trên các biến đầu vào
- 6. Tối thiểu hóa hàm Boolean
- 7. Thực hiện mạch theo hàm tối thiểu hóa Boolean



## Các quy tắc khi triển khai phần cứng

- 1. Sử dụng số lượng cổng ít nhất, với các cổng sử dụng đầu vào tối thiểu nhất
- 2. Số lượng kết nối là ít nhất, thời gian trễ truyền là nhỏ nhất
- 3. Hạn chế trong thời gian chuyển mạch của các cổng không nên bị bỏ qua.



## Một số hệ tổ hợp cơ bản

- Các mạch số học cơ bản
- Bộ chọn kênh
- Bộ mã hóa
- Bộ phân kênh
- Bộ giải mã



## Các mạch số học cơ bản

- a. Bộ cộng
- b. Bộ trừ
- c. Bộ so sánh



#### a. Bộ cộng

- Chức năng: thực hiện phép cộng giữa 2 số nhị phân.
- Gồm có:
  - Bộ bán tổng (Half-Adder)
  - Bộ cộng đầy đủ (Full-Adder)
  - Bộ cộng nhiều bit



### a. Bộ cộng → Bộ bán tổng (Half-Adder)

• Thực hiện phép cộng giữa 2 bit thấp nhất của phép cộng 2 số nhị phân.

• Sơ đồ khối:





### a. Bộ cộng → Bộ bán tổng (Half-Adder)

• Bảng thật:

| Α | В | S | О |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

• Biểu thức đầu ra phụ thuộc đầu vào:

SUM 
$$S = A.\overline{B} + \overline{A}.B$$
  
CARRY  $C = A.B$ 



### a. Bộ cộng → Bộ bán tổng (Half-Adder)

• Sơ đồ mạch: sử dụng một cổng XOR cho S và một cổng AND cho C.





• Thực hiện phép cộng giữa 2 bit bất kỳ của phép cộng 2 số nhị phân.

• Sơ đồ khối:





• Bảng thật:

| Α | В | Cin | SUM (S) | Cout |
|---|---|-----|---------|------|
| 0 | 0 | 0   | 0       | 0    |
| 0 | 0 | 1   | 1       | 0    |
| 0 | 1 | 0   | 1       | 0    |
| 0 | 1 | 1   | 0       | 1    |
| 1 | 0 | 0   | 1       | 0    |
| 1 | 0 | 1   | 0       | 1    |
| 1 | 1 | 0   | 0       | 1    |
| 1 | 1 | 1   | 1       | 1    |

• Biểu thức đầu ra phụ thuộc đầu vào:

$$S = \overline{A}.\overline{B}.C_{in} + \overline{A}.B.\overline{C}_{in} + A.\overline{B}.\overline{C}_{in} + A.B.C_{in}$$

$$C_{\text{out}} = \overline{A}.B.C_{\text{in}} + A.\overline{B}.C_{\text{in}} + A.B.\overline{C}_{\text{in}} + A.B.C_{\text{in}}$$



- Tối thiểu hóa hàm Boolean:
  - Lập bìa Các-nô cho C<sub>out</sub> và Sum:





• Hàm tối thiểu hóa:

$$C_{\text{out}} = A.B + C_{\text{in}}.(\overline{A}.B + A.\overline{B})$$

$$S = \overline{C}_{in}.(\overline{A}.B + A.\overline{B}) + C_{in}.(A.B + \overline{A}.\overline{B})$$

$$S = \overline{C}_{\text{in}}.(\overline{A}.B + A.\overline{B}) + C_{\text{in}}.(\overline{\overline{A}.B + A.\overline{B}})$$

• Sơ đồ mạch:

$$S = \overline{C}_{in}.(\overline{A}.B + A.\overline{B}) + C_{in}.(A.B + \overline{A}.\overline{B})$$



$$C_{\text{out}} = A.B + C_{\text{in}}.(\overline{A}.B + A.\overline{B})$$





$$S = \overline{C}_{\text{in}}.(\overline{A}.B + A.\overline{B}) + C_{\text{in}}.(\overline{\overline{A}.B} + A.\overline{B})$$

$$C_{\text{out}} = A.B + C_{\text{in}}.(\overline{A}.B + A.\overline{B})$$





Xây dựng bộ full-adder từ các bộ half-adder





## a. Bộ cộng → Bộ cộng nhiều bit

- Chức năng: Đây là bộ cộng 2 số nhị phân 4 bit, kết quả nhận được là 1 số nhị phân 5 bit.
- Sơ đổ:





## Các mạch số học cơ bản

- a. Bộ cộng
- b. Bộ trừ
- c. Bộ so sánh



#### b. Bộ trừ

- Chức năng: thực hiện phép trừ giữa 2 số nhị phân.
- Bao gồm:
  - Bộ bán hiệu
  - Bộ trừ đầy đủ
  - Bộ trừ cộng



#### b. Bộ trừ → Bộ bán hiệu (Half-Subtractor)

- Dùng để thực hiện phép trừ giữa 2 bit thấp nhất trong phép trừ giữa 2 số nhị phân
- Sơ đồ khối:
  - D: hiệu
  - B<sub>o</sub>: bit mượn





#### b. Bộ trừ → Bộ bán hiệu (Half-Subtractor)

• Bảng thật:

| Α | В | D | Bo |
|---|---|---|----|
| 0 | 0 | 0 | 0  |
| 0 | 1 | 1 | 1  |
| 1 | 0 | 1 | 0  |
| 1 | 1 | 0 | 0  |

• Biểu thức đầu ra phụ thuộc đầu vào:

$$D = \overline{A}.B + A.\overline{B}$$

$$B_{\rm o} = \overline{A}.B$$



#### b. Bộ trừ → Bộ bán hiệu (Half-Subtractor)

• Sơ đồ mạch: sử dụng một cổng XOR cho D và một cổng AND với đầu vào A đảo cho B<sub>o</sub>.



$$D = \overline{A}.B + A.\overline{B}$$

$$B_{\rm o} = \overline{A}.B$$



- Dùng để thực hiện phép trừ giữa 2 bit bất kỳ trong phép trừ 2 số nhị phân.
- Sơ đồ khối:





• Bảng thật:

| Minuend | Subtrahend | Borrow                | Difference | Borrow                |
|---------|------------|-----------------------|------------|-----------------------|
| (A)     | (B)        | In (B <sub>in</sub> ) | (D)        | Out (B <sub>0</sub> ) |
| 0       | 0          | 0                     | 0          | 0                     |
| 0       | 0          | 1                     | 1          | 1                     |
| 0       | 1          | 0                     | 1          | 1                     |
| 0       | 1          | 1                     | 0          | 1                     |
| 1       | 0          | 0                     | 1          | 0                     |
| 1       | 0          | 1                     | 0          | 0                     |
| 1       | 1          | 0                     | 0          | 0                     |
| 1       | 1          | 1                     | 1          | 1                     |

• Biểu thức đầu ra phụ thuộc đầu vào:

$$D = \overline{A}.\overline{B}.B_{\rm in} + \overline{A}.B.\overline{B}_{\rm in} + A.\overline{B}.\overline{B}_{\rm in} + A.B.B_{\rm in}$$

$$B_{\rm o} = \overline{A}.\overline{B}.B_{\rm in} + \overline{A}.B.\overline{B}_{\rm in} + \overline{A}.B.B_{\rm in} + A.B.B_{\rm in}$$



- Tối thiểu hóa hàm Boolean:
  - Lập bìa Các-nô cho D và B<sub>out</sub>:

| AB B <sub>in</sub> | $\overline{B_{in}}$ | B <sub>in</sub> |
|--------------------|---------------------|-----------------|
| ĀB                 |                     | 1               |
| ĀB                 | 1                   |                 |
| AB                 |                     | 1               |
| ΑB                 | 1                   |                 |



$$B_{\rm o} = \overline{A}.B + \overline{A}.B_{\rm in} + B.B_{\rm in}$$

$$D = \overline{A}.\overline{B}.B_{\rm in} + \overline{A}.B.\overline{B}_{\rm in} + A.\overline{B}.\overline{B}_{\rm in} + A.B.B_{\rm in}$$

#### b. Bộ trừ $\rightarrow$ Bộ trừ đầy đủ (Full-Subtractor)

• Sơ đồ mạch:





• Xây dựng bộ full-subtractor từ các bộ half-substractor





### b. Bộ trừ → Bộ trừ nhiều bit

- Chức năng: Đây là bộ trừ 2 số nhị phân 4 bit, kết quả nhận được là 1 số nhị phân 5 bit.
- Sơ đồ:





### b. Bộ trừ → Bộ trừ cộng

- Bộ trừ cộng 4 bit:
  - SUB = 0
    - A+B
  - SUB=1
  - $C_{in}=1$ 
    - A-B





### b. Bộ trừ → Bộ trừ cộng

• Bộ trừ cộng 4 bit sử dụng:



- Bộ cộng 4 bit đầy đủ 7483
- Bộ 4 cổng XOR
  2 đầu vào 7486:



#### Ví dụ 1

• Cho mạch bán cộng như hình sau với đầu vào A, B



• Vẽ tín hiệu đầu ra của S và C:





• Cho mạch sau:



• Viết hàm Boolean tối thiểu hóa cho đầu ra D và B<sub>o</sub>



 $\bullet$  Viết hàm Boolean tối thiểu hóa cho đầu ra D và  $\mathbf{B}_{\mathrm{o}}$ 

DIFFERENCE output = 
$$X \oplus Y = \overline{X}.Y + X.\overline{Y}$$
  
BORROW output =  $\overline{X}.Y$   
 $X = \overline{A}.B + A.\overline{B}$  and  $Y = C$   
DIFFERENCE output =  $(\overline{A}.B + A.\overline{B}).C + (\overline{A}.B + A.\overline{B}).\overline{C}$   
=  $(A.B + \overline{A}.\overline{B}).C + (\overline{A}.B + A.\overline{B}).\overline{C}$   
=  $A.B.C + \overline{A}.\overline{B}.C + \overline{A}.B.\overline{C} + A.\overline{B}.\overline{C}$   
BORROW output =  $\overline{X}.Y = (\overline{A}.B + A.\overline{B}).C$   
=  $(A.B + \overline{A}.\overline{B}).C = A.B.C + \overline{A}.\overline{B}.C$ 



• Cho mạch sau:



• Đây là mạch gì?

$$X = (\overline{\overline{A}.B}).(\overline{A.\overline{B}}) = (\overline{\overline{A}.B} + \overline{\overline{A}.\overline{B}}) = \overline{A}.B + A.\overline{B}$$

$$Y = (\overline{\overline{A} + \overline{B}}) = A.B$$



## Các mạch số học cơ bản

- a. Bộ cộng
- b. Bộ trừ
- c. Bộ so sánh



#### c. Bộ so sánh

- Dùng để so sánh 2 số nhị phân
- Có 2 kiểu so sánh:
  - So sánh đơn giản: Kết quả so sánh: bằng nhau, khác nhau
  - So sánh đầy đủ: Kết quả so sánh: **lớn hơn**, **nhỏ hơn**, bằng nhau
- Có 2 loại bộ so sánh:
  - Bộ so sánh đơn giản
  - Bộ so sánh đầy đủ



## c. Bộ so sánh → Bộ so sánh đơn giản

• Giả sử cần xây dựng bộ so sánh đơn giản 2 số A và B:

$$A$$
  $a_3 a_2 a_1 a_0$   $B$   $b_3 b_2 b_1 b_0$ 

- Đầu ra S
  - S = 1 <=> A = B
  - $S = 0 <=> A \neq B$





### c. Bộ so sánh → Bộ so sánh đơn giản (tiếp)

• Ta có:

$$A = B \leftrightarrow \begin{cases} a_3 = b_3 \\ a_2 = b_2 \\ a_1 = b_1 \\ a_0 = b_0 \end{cases} \leftrightarrow \begin{cases} a_3 \oplus b_3 = 0 \\ a_2 \oplus b_2 = 0 \\ a_1 \oplus b_1 = 0 \end{cases} \leftarrow \begin{cases} \overline{a_3 \oplus b_3} = 1 \\ \overline{a_2 \oplus b_2} = 1 \\ \overline{a_1 \oplus b_1} = 1 \\ \overline{a_0 \oplus b_0} = 1 \end{cases}$$

• Biểu thức Boolean:

$$S = \overline{(a_3 \oplus b_3)}(\overline{a_2 \oplus b_2})(\overline{a_1 \oplus b_1})(\overline{a_0 \oplus b_0})$$

## c. Bộ so sánh → Bộ so sánh đơn giản (tiếp)





# c. Bộ so sánh → Bộ so sánh đầy đủ

- Bộ so sánh 2 bit đầy đủ:
  - Đầu vào: 2 bit cần so sánh a<sub>i</sub> và b<sub>i</sub>
  - Đầu ra: 3 tín hiệu để báo kết quả lớn hơn, nhỏ hơn, bằng nhau của 2 bit
    - $a_i > b_i <=> G_i = 1 \text{ con } E_i, L_i = 0$
    - $a_i < b_i <=> L_i = 1 \text{ con } E_i, G_i = 0$
    - $a_i = b_i <=> E_i = 1 \text{ con } G_i, L_i = 0$
  - Sơ đồ khối:





## c. Bộ so sánh → Bộ so sánh 2 bit đầy đủ

• Bảng thật:

| $\mathbf{a_i}$ | $\mathbf{b_{i}}$ | $G_{i}$ | $L_{i}$ | $\mathbf{E_{i}}$ |
|----------------|------------------|---------|---------|------------------|
| 0              | 0                | 0       | 0       | 1                |
| 0              | 1                | 0       | 1       | 0                |
| 1              | 0                | 1       | 0       | 0                |
| 1              | 1                | 0       | 0       | 1                |

• Biểu diễn đầu ra theo đầu vào:

$$G_{i} = a_{i}.\overline{b_{i}}$$

$$L_{i} = \overline{a_{i}.b_{i}}$$

$$E_{i} = \overline{a_{i} \oplus b_{i}}$$



## c. Bộ so sánh → Bộ so sánh 2 bit đầy đủ



c. Bộ so sánh → Bộ so sánh đầy đủ 2 số nhị phân 2 bit

- Đầu vào:  $A\left(A_1A_0\right)$   $B\left(B_1B_0\right)$
- Đầu ra:  $X, Y, Z \implies A = B, A > B, A < B$  X = 1, Y = 0, Z = 0 A = B X = 0, Y = 1, Z = 0 A > B X = 0, Y = 0, Z = 1 A < B



- c. Bộ so sánh → Bộ so sánh đầy đủ 2 số nhị phân 2 bit
- Biểu thức Boolean:

$$X = x_1.x_0$$
  
 $x_0 = A_0.B_0 + \overline{A_0}.\overline{B_0}$   
 $x_1 = A_1.B_1 + \overline{A_1}.\overline{B_1}$ 

$$Y = A_1.\overline{B_1} + x_1.A_0.\overline{B_0}$$

$$Z = \overline{A_1}.B_1 + x_1.\overline{A_0}.B_0$$



c. Bộ so sánh  $\rightarrow$  Bộ so sánh đầy đủ 2 số nhị phân 2 bit





#### c. Bộ so sánh $\rightarrow$ Bộ so sánh đầy đủ 2 số nhị phân

- Cấu tạo: gồm các bộ so sánh 2 bit
- Có tín hiệu CS (Chip Select)
  - CS = 0, tất cả các đầu ra = 0 (không so sánh)
  - CS = 1, hoạt động bình thường
- Biểu diễn các đầu ra của bộ so sánh 2 bit theo đầu vào:

$$G_{i} = CS.a_{i}.\overline{b_{i}}$$

$$L_{i} = CS.\overline{a_{i}}.b_{i}$$

$$E_{i} = CS.\overline{(a_{i} \oplus b_{i})}$$



# Một số hệ tổ hợp cơ bản

- Các mạch số học cơ bản
- Bộ chọn kênh
- Bộ mã hóa
- Bộ phân kênh
- Bộ giải mã



#### Bộ chọn kênh

- MultiPlexor MUX/data selector
- Có nhiều đầu vào tín hiệu và 1 đầu ra
- Chức năng: chọn 1 tín hiệu trong nhiều tín hiệu đầu vào để đưa ra đầu ra
- Bao gồm:
  - MUX 2-1
  - MUX 4-1
  - MUX 8-1
  - MUX 16-1
  - MUX 2<sup>n</sup> − 1 với n đầu vào điểu khiển



#### Bộ chọn kênh

- Úng dụng MUX:
  - Sử dụng MUX 2<sup>n</sup> 1 thiết kế các hàm lôgic n biến
  - Sử dụng MUX 2<sup>n</sup> 1 thiết kế các hàm lôgic n+1 biến
  - Bộ chuyển đổi song song nối tiếp
  - MUX nhiều tầng



#### Bộ chọn kênh 2-1

• Sơ đồ khối:



• Tín hiệu chọn:

| Υ                                |  |
|----------------------------------|--|
| l <sub>0</sub><br>I <sub>1</sub> |  |
|                                  |  |

• Tín hiệu ra:

$$S = 0$$
  $Y = I_0$   
 $S = 1$   $Y = I_1$ 

$$Y = \overline{S}I_0 + SI_1$$



#### Bộ chọn kênh 4-1

Sơ đồ khối:



• Tín hiệu chọn

| $S_1$ | $S_0$ | Υ                                |
|-------|-------|----------------------------------|
| 0     | 0     | I <sub>0</sub><br>I <sub>1</sub> |
| 0     | 1     | 11                               |
| 1     | 0     | l <sub>2</sub>                   |
| 1     | 1     | l <sub>3</sub>                   |

• Tín hiệu ra:



## Bộ chọn kênh 4-1





#### Bộ chọn kênh 8-1

• Tín hiệu ra:

$$Y = I_0.\overline{S_2}.\overline{S_1}.\overline{S_0} + I_1.\overline{S_2}.\overline{S_1}.S_0 + I_2.\overline{S_2}.S_1.\overline{S_0}$$

$$+ I_3.\overline{S_2}.S_1.S_0 + I_4.S_2.\overline{S_1}.\overline{S_0} + I_5.S_2.\overline{S_1}.S_0$$

$$+ I_6.S_2.S_1.\overline{S_0} + I_7.S_2.S_1.S_0$$



## Bộ chọn kênh 2-1 với đầu vào điều khiển

• Sơ đồ khối:



• Tín hiệu chọn:

| S | EN | Υ              |
|---|----|----------------|
| Χ | 0  | 0              |
| 0 | 1  | l <sub>0</sub> |
| 1 | 1  | 11             |

• Tín hiệu ra:

$$EN = 1 \quad S = 0 \quad Y = I_0 \quad Y = EN(\overline{S}I_0 + SI_1)$$

$$S = 1 \quad Y = I_1$$



## Bộ chọn kênh 2-1 với đầu vào điều khiển





## Bộ chọn kênh 4-1 với đầu vào điều khiển

· Sơ đồ khối:



• Tín hiệu chọn:

| S <sub>1</sub> | S <sub>0</sub> | EN | Υ                                |
|----------------|----------------|----|----------------------------------|
| X              | Χ              | 1  | 0                                |
| 0              | 0              | 0  | l <sub>0</sub><br>l <sub>1</sub> |
| 0              | 1              | 0  | 11                               |
| 1              | 0              | 0  | l <sub>2</sub>                   |
| 1              | 1              | 0  | l <sub>3</sub>                   |

• Tín hiệu ra:

$$Y = (I_0.\overline{S_1}.\overline{S_0} + I_1.\overline{S_1}.S_0 + I_2.S_1.\overline{S_0} + I_3.S_1.S_0) \overline{\mathsf{EN}}$$



## Bộ chọn kênh 4-1 với đầu vào điều khiển





### Bộ chọn kênh 8-1 với đầu vào điều khiển

Sơ đồ khối:



• Bảng thật

|                                                                              | Inp                                                                  | uts      |                | Ou                                                | tput                                           |
|------------------------------------------------------------------------------|----------------------------------------------------------------------|----------|----------------|---------------------------------------------------|------------------------------------------------|
|                                                                              | Sele                                                                 | ect      | Enable         |                                                   |                                                |
| С                                                                            | В                                                                    | Α        | $\overline{G}$ | Υ                                                 | W                                              |
| $\times$ $\cup$ $\cup$ $\cup$ $\cup$ $\perp$ $\perp$ $\perp$ $\perp$ $\perp$ | $\times$ $\cup$ $\cup$ $\perp$ $\perp$ $\cup$ $\cup$ $\perp$ $\perp$ | XUIUIUIU | I              | L<br>D0<br>D1<br>D2<br>D3<br>D4<br>D5<br>D6<br>D7 | H D0<br>D1<br>D2<br>D3<br>D4<br>D5<br>D6<br>D7 |

G: ENABLE input

A, B, C : Select inputs D0-D7 : Data inputs

Y,W: outputs



## Bộ chọn kênh 16-1 với đầu vào điều khiển

• Sơ đồ khối:



Bảng thật

|   |      | Inp | uts |        | Outrot      |
|---|------|-----|-----|--------|-------------|
|   | Sele | ect |     | Enable | Output<br>W |
| D | С    | В   | Α   | G      |             |
| Х | X    | X   | Χ   | Н      | Н           |
| L | L    | L   | L   | L      | D0          |
|   | L    | L   | Н   | L      | D1          |
| L | L    | Н   | L   | L      | D2          |
| L | L    | Н   | Н   | L      | D3          |
| L | Н    | L   | L   | L      | D4          |
| L | Н    | L   | Н   | L      | D5          |
| L | Н    | Н   | L   | L      | D6          |
| L | Н    | Н   | Н   | L      | D7          |
| H | L    | L   | L   | L      | D8          |
| Н | L    | L   | Н   | L      | D9          |
| H | L    | Н   | L   | L      | D10         |
| H | L    | Н   | Н   | L      | D11         |
| Н | Н    | L   | L   | L      | D12         |
| Н | Н    | L   | Н   | L      | D13         |
| Н | Н    | Н   | L   | L      | D14         |
| Н | Н    | Н   | Н   | L      | D15         |



# Bộ MUX nhiều tầng

- Nếu số lượng đầu vào của 1 IC MUX không đủ nhiều, có thể ghép một số bộ MUX để tạo ra một bộ MUX có số lượng đầu vào lớn hơn.
- Nếu số lượng đầu vào cho phép của 1 IC MUX là  $2^n$ , trong khi số lượng đầu vào mong muốn là  $2^N$  (N>n), thì số lượng MUX cần sử dụng là  $2^{N-n}$
- Kết nối các bit nhỏ nhất của các đầu vào lựa chọn với nhau.
- Các bit còn lại của đầu vào lựa chọn được sử dụng để quyết định bật/tắt các IC.
- Đầu ra của các bộ MUX được OR với nhau để cho ra kết quả cuối cùng.



• Sử dụng 2 bộ MUX 8-to-1 để thiết kế bộ MUX 16-to-1 với đầu vào tích cực ở mức thấp.





#### Thực hiện các hàm Boolean bằng bộ chọn kênh

- Một trong những ứng dụng của bộ chọn kênh là sử dụng để thiết kế các hàm Boolean.
- Kỹ thuật đơn giản nhất là sử dụng bộ chọn kênh 2<sup>n</sup>-to-1 để thiết kế các hàm Boolean *n* biến.
  - Đầu vào tương ứng với các tích số của đầy đủ các biến ở dạng bù hay không bù (minterm) trong hàm Boolean tương ứng với trạng thái lôgic '1'.
  - Các minterm còn lại vắng mặt trong hàm Boolean bị vô hiệu hóa bằng cách cho các đầu vào tương ứng ở trạng thái lôgic '0'.



• Thực hiện hàm sau:

$$f(A, B, C) = \sum 2, 4, 7$$

• Triển khai hàm f:

$$f(A, B, C) = \overline{A}.B.\overline{C} + A.\overline{B}.\overline{C} + A.B.C$$



• Bảng thật:

| Minterm | A | B | C | f(A,B,C) |
|---------|---|---|---|----------|
| 0       | 0 | 0 | 0 | 0        |
| 1       | 0 | 0 | 1 | 0        |
| 2       | 0 | 1 | 0 | 1        |
| 3       | 0 | 1 | 1 | 0        |
| 4       | 1 | 0 | 0 | 1        |
| 5       | 1 | 0 | 1 | 0        |
| 6       | 1 | 1 | 0 | 0        |
| 7       | 1 | 1 | 1 | 1        |







#### Thực hiện các hàm Boolean bằng bộ chọn kênh

- Ngoài ra, có thể sử dụng bộ chọn kênh 2<sup>n</sup>-to-1 để thiết kế các hàm Boolean *n*+1 biến.
  - Trong *n*+1 biến, n biến được kết nối với các đầu vào chọn lọc của MUX, biến còn lại được nối với đầu vào.
  - Các đầu vào của bộ MUX sẽ được thiết lập 1 trong 4 trạng thái: trạng thái logic '0', '1', biến còn lại và bù của biến còn lại.



• Thực hiện hàm sau sử dụng bộ MUX 4-1:

$$f(A, B, C) = \sum 2, 4, 7$$

• Triển khai hàm f:

$$f(A, B, C) = \overline{A}.B.\overline{C} + A.\overline{B}.\overline{C} + A.B.C$$



### • Bảng thật:

| Minterm | A | B | C | f(A,B,C) |
|---------|---|---|---|----------|
| 0       | 0 | 0 | 0 | 0        |
| 1       | 0 | 0 | 1 | 0        |
| 2       | 0 | 1 | 0 | 1        |
| 3       | 0 | 1 | 1 | 0        |
| 4       | 1 | 0 | 0 | 1        |
| 5       | 1 | 0 | 1 | 0        |
| 6       | 1 | 1 | 0 | 0        |
| 7       | 1 | 1 | 1 | 1        |



- Chọn A kết nối với đầu vào, B và C kết nối với đầu chọn lọc.
- Xây dựng bảng loại:
- Nếu cả hai minterm không được bôi đậm, viết '0' ở dưới.
- Nếu cả 2 được bôi đậm, viết '1' ở dưới.

|                               | $I_0$       | $I_1$ | $I_2$         | $I_3$       |
|-------------------------------|-------------|-------|---------------|-------------|
| $\overline{\overline{A}}$ $A$ | 0<br>4<br>A | 0     | $\frac{2}{6}$ | 3<br>7<br>A |

• Nếu 1 trong 2 được bôi đậm thì biến tương ứng được viết (ở dạng bù hoặc không bù).



• Sơ đồ mạch:





• Nếu chọn B kết nối với đầu vào:

|                | $I_0$ | $I_1$ | $I_2$          | $I_3$ |
|----------------|-------|-------|----------------|-------|
| $\overline{B}$ | 0     | 1     | 4              | 5     |
| B              | 2     | 3     | 6              | 7     |
|                | B     | 0     | $\overline{B}$ | B     |



• Nếu chọn C kết nối với đầu vào:

|                  | $I_0$ | $I_1$          | $I_2$          | $I_3$ |
|------------------|-------|----------------|----------------|-------|
| $\overline{C}$   | 0     | 2              | 4              | 6     |
| $\boldsymbol{C}$ | 1     | 3              | 5              | 7     |
|                  | 0     | $\overline{C}$ | $\overline{C}$ | C     |

• Sơ đồ mạch:





# Một số hệ tổ hợp cơ bản

- Các mạch số học cơ bản
- Bộ chọn kênh
- Bộ mã hóa
- Bộ phân kênh
- Bộ giải mã



### Bộ mã hóa

- Mã hóa là việc sử dụng ký hiệu để biểu diễn đặc trưng cho một đối tượng nào đó.
- Ký hiệu tương ứng với một đối tượng được gọi là từ mã.
- Ví dụ:

| Đối tượng | Từ mã thập phân | Từ mã nhị phân |
|-----------|-----------------|----------------|
| A         | 0               | 00             |
| В         | 1               | 01             |
| С         | 2               | 10             |
| D         | 3               | 11             |



### Bộ mã hóa

- Bộ mã hóa cũng là một bộ chọn kênh với  $2^n$  (hoặc ít hơn) đầu vào và n đầu ra.
- Thực hiện việc mã hóa các tín hiệu tương ứng với các đối tượng thành các từ mã nhị phân.



- Thiết kế bộ mã hóa 8-3
- Bảng thật:

| $D_0$ | $D_1$ | $D_2$ | $D_3$ | $D_4$ | $D_5$ | $D_6$ | $D_7$ | A | В | C |
|-------|-------|-------|-------|-------|-------|-------|-------|---|---|---|
| 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0 | 0 | 0 |
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0 | 0 | 1 |
| 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0 | 1 | 0 |
| 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0 | 1 | 1 |
| 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 1 | 0 | 0 |
| 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 1 | 0 | 1 |
| 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 1 | 1 | 0 |
| 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 1 | 1 | 1 |



• Sơ đồ mạch:





### Bộ mã hóa ưu tiên

- Là một dạng thực tế của bộ mã hóa.
- Mỗi đầu vào được gán cho một độ ưu tiên.
- Khi có nhiều đầu vào thì đầu vào có độ ưu tiên cao nhất sẽ được mã hóa.



- Thiết kế bộ mã hóa ưu tiên 4-2
  - Đầu vào và ra tích cực ở mức cao
  - Độ ưu tiên cao hơn dành cho các bit ở vị trí cao.
- Bảng thật:

| $D_0$ | $D_1$ | $D_2$ | $D_3$ | X | Y |
|-------|-------|-------|-------|---|---|
| 1     | 0     | 0     | 0     | 0 | 0 |
| X     | 1     | 0     | 0     | 0 | 1 |
| X     | X     | 1     | 0     | 1 | 0 |
| X     | X     | X     | 1     | 1 | 1 |



• Hàm Boolean:

$$X = D_2 \cdot \overline{D}_3 + D_3 = D_2 + D_3$$
$$Y = D_1 \cdot \overline{D}_2 \cdot \overline{D}_3 + D_3 = D_1 \cdot \overline{D}_2 + D_3$$

• Sơ đồ mạch:





# Một số hệ tổ hợp cơ bản

- Các mạch số học cơ bản
- Bộ chọn kênh
- Bộ mã hóa
- Bộ phân kênh
- Bộ giải mã



### Bộ phân kênh

- DeMultiPlexor DeMUX
- Có 1 đầu vào tín hiệu và  $2^n$  đầu ra
- Chức năng: đưa tín hiệu từ đầu vào tới một trong những đầu ra

## Bộ phân kênh 1-2

• Sơ đồ khối:



• Tín hiệu chọn:

| $C_0$ | $S_0$ | $S_1$ |
|-------|-------|-------|
| 0     | Е     | 0     |
| 1     | 0     | E     |

### Bộ phân kênh 1-4

• Sơ đồ khối:



• Tín hiệu chọn:

| $C_1$ | $C_0$ | $S_0$       | $S_1$ | $S_2$ | $S_3$ |
|-------|-------|-------------|-------|-------|-------|
| 0     | 0     | E<br>0<br>0 | 0     | 0     | 0     |
| 0     | 1     | 0           | E     | 0     | 0     |
| 1     | 0     | 0           | 0     | E     | 0     |
| 1     | 1     | 0           | 0     | 0     | Е     |

# Một số hệ tổ hợp cơ bản

- Các mạch số học cơ bản
- Bộ chọn kênh
- Bộ mã hóa
- Bộ phân kênh
- Bộ giải mã



## Bộ giải mã

- Bộ giải mã thực hiện chức năng ngược với bộ mã hóa.
- Cung cấp tín hiệu để xác định đối tượng đã mã hóa ở đầu ra khi tổ hợp các biến nhị phân ở đầu vào ứng với 1 hay nhiều từ mã đã được chọn.
- Từ từ mã xác định được tín hiệu tương ứng với đổi tượng đã mã hóa.





### Bộ giải mã

- Giải mã cho 1 từ mã:
  - Nguyên lý: ứng với một tổ hợp cần giải mã ở đầu vào thì đầu ra bằng 1, các tổ hợp đầu vào còn lại, đầu ra bằng 0.
  - VD:  $S = 1 \text{ n\'eu}(AB) = (10), S = 0 \text{ n\'eu}(AB) \neq (10)$





### Bộ giải mã

- Giải mã cho 1 từ mã:
  - Nguyên lý: ứng với một tổ hợp cần giải mã ở đầu vào thì đầu ra bằng 1, các tổ hợp đầu vào còn lại, đầu ra bằng 0.
  - VD:  $S = 1 \text{ n\'eu } (AB) = (10), S = 0 \text{ n\'eu } (AB) \neq (10)$
- Giải mã cho toàn bộ mã:
  - Nguyên lý: ứng với một tổ hợp nào đó ở đầu vào thì 1 trong các đầu ra bằng 1, các đầu ra còn lại bằng 0.





• Thiết kế bộ giải mã BCD - Mã hóa số nguyên thập phân bằng nhị phân

| Chữ số thập phân | Từ mã nhị phân |
|------------------|----------------|
| 0                | 0000           |
| 1                | 0001           |
| 2                | 0010           |
| 3                | 0011           |
| 4                | 0100           |
| 5                | 0101           |
| 6                | 0110           |
| 7                | 0111           |
| 8                | 1000           |
| 9                | 1001           |



- Xác định đầu vào và đầu ra:
  - Vào: từ mã nhị phân 4 bit (⇒ có 16 tổ hợp)
  - Ra: các tín hiệu tương ứng với các số nhị phân mà từ mã mã hóa
- Chỉ sử dụng 10 tổ hợp, 6 tổ hợp không sử dụng đến được coi là không xác định.





#### • Bảng thật:

| ABCD | $S_0$ | $S_1$ | $S_2$ | $S_3$ | $S_4$ | $S_5$ | $S_6$ | $S_7$ | $S_8$ | $S_9$ |
|------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| 0000 | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 0001 | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | O     |
| 0010 | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 0011 | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | O     |
| 0100 | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | O     |
| 0101 | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | O     |
| 0110 | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | O     |
| 0111 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | O     |
| 1000 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | O     |
| 1001 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |
| 1010 | -     | -     | -     | -     | -     | -     | -     | -     | -     | -     |
| 1011 | -     | -     | -     | -     | -     | -     | -     | -     | -     | -     |
| 1100 | -     | -     | -     | -     | -     | -     | -     | -     | -     | -     |
| 1101 | -     | -     | -     | -     | -     | -     | -     | -     | -     | -     |
| 1110 | -     | -     | -     | -     | -     | -     | -     | -     | -     | -     |
| 1111 | -     | -     | -     | -     | -     | -     | -     | -     | -     | -     |



• Tìm biểu thức của từng đầu ra:  $S_0$  và  $S_1$ 

$$S_0(A,B,C,D) = \overline{A} \overline{B} \overline{C} \overline{D}$$

$$S_1(A,B,C,D) = \overline{A} \overline{B} \overline{C} D$$

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 1  | 0  | 0  | 0  |
| 01       | 0  | 0  | 0  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 0  | 0  | 1  | 1  |

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 1  | 0  | 0  |
| 01       | 0  | 0  | 0  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 0  | 0  | -  | -  |

• Tìm biểu thức của từng đầu ra:  $S_2$  và  $S_3$ 

$$S_2(A,B,C,D) = \overline{B} \subset \overline{D}$$

$$S_3(A,B,C,D) = \overline{B} CD$$

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 0  | 1  |
| 01       | 0  | 0  | 0  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 0  | 0  | -  | -  |

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 1  | 0  |
| 01       | 0  | 0  | 0  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 0  | 0  | -  | -  |

• Tìm biểu thức của từng đầu ra:  $S_4$  và  $S_5$ 

$$S_4(A,B,C,D) = B \overline{C} \overline{D}$$

$$S_5(A,B,C,D) = B\overline{C}D$$

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 0  | 0  |
| 01       | 1  | 0  | 0  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 0  | 0  | -  | -  |

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 0  | 0  |
| 01       | 0  | 1  | 0  | 0  |
| 11       | -  | _  | -  | -  |
| 10       | 0  | 0  | -  |    |

• Tìm biểu thức của từng đầu ra:  $S_6$  và  $S_7$ 

$$S_6(A,B,C,D) = BC \overline{D}$$

$$S_7(A,B,C,D) = BCD$$

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 0  | 0  |
| 01       | 0  | 0  | 0  | 1  |
| 11       | -  | -  | -  | _  |
| 10       | 0  | 0  | -  | -  |

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 0  | 0  |
| 01       | 0  | 0  | 1  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 0  | 0  | -  | -  |

• Tìm biểu thức của từng đầu ra:  $S_8$  và  $S_9$ 

$$S_8(A,B,C,D) = A \overline{D}$$

$$S_9(A,B,C,D) = AD$$

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 0  | 0  |
| 01       | 0  | 0  | 0  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 1  | 0  | -  | -  |

| CD<br>AB | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 00       | 0  | 0  | 0  | 0  |
| 01       | 0  | 0  | 0  | 0  |
| 11       | -  | -  | -  | -  |
| 10       | 0  | 1  | -  | -  |

• Sơ đồ mạch:





### Thực hiện các hàm Boolean bằng bộ giải mã

- Bộ giải mã có thể được sử dụng để thực hiện một hàm Boolean.
- Bộ giải mã tạo ra số lượng hội cần thiết và sau đó sử dụng một cổng OR để tạo ra tổng các hội.



• Thực hiện hàm sau sử dụng bộ giải mã:

$$Y = A.\overline{B}.\overline{C} + \overline{A}.B.\overline{C} + A.B.C + \overline{A}.\overline{B}.\overline{C}$$

• Sơ đồ mạch:





# Bộ giải mã nhiều tầng

- Nếu số lượng đầu vào và đầu ra của bộ giải mã không đủ nhiều, có thể ghép một số bộ giải mã để tạo ra một bộ giải mã có số lượng đầu vào và đầu ra lớn hơn.
- Nếu số lượng đầu vào cho phép 1 IC là  $2^n$ , trong khi số lượng đầu vào mong muốn là  $2^N(N>n)$ , thì số lượng bộ giải mã cần sử dụng là  $2^{N-n}$ .
- Kết nối các bit nhỏ nhất của các đầu vào với nhau.
- Các bit còn lại của đầu vào lựa chọn được sử dụng để quyết định bật/tắt các IC.
- Đầu ra của các bộ giải mã được ghép lại với nhau thành đầu ra cuối cùng.



• Xây dựng bộ giải mã 4-16 sử dụng 2 bộ giải mã 3-8 có đầu vào tích cực ở mức thấp.





- Thực hiện bộ cộng đầy đủ sử dụng bộ giải mã 3-8.
- Bảng thật:

| A | В | C | S | $C_o$ |
|---|---|---|---|-------|
| 0 | 0 | 0 | 0 | 0     |
| 0 | 0 | 1 | 1 | 0     |
| 0 | 1 | 0 | 1 | 0     |
| 0 | 1 | 1 | 0 | 1     |
| 1 | 0 | 0 | 1 | 0     |
| 1 | 0 | 1 | 0 | 1     |
| 1 | 1 | 0 | 0 | 1     |
| 1 | 1 | 1 | 1 | 1     |



• Hàm Boolean:

Sum output 
$$S = \Sigma 1, 2, 4, 7$$

Carry output 
$$C_o = \Sigma 3, 5, 6, 7$$

• Sơ đồ mạch:



